Traitement en cours...
Fermer la notification

Nous revoilà !

Bienvenu(e) sur votre nouveau side.fr

Afficher la notification

Circuits logiques programmables - Mémoires PLD, CPLD et FPGA - Informatique industrielle - Niveau B

Nketsa Alexandre
Date de parution 05/05/1998
EAN: 9782729867928
Disponibilité Manque temporaire
Niveau B (Bases)Les circuits logiques programmables, qui ont permis de renouveler les méthodes de conception des systèmes logiques, sont étudiés de façon complète et rigoureuse. L'ouvrage présente la structure des composants suivant une complexité cr... Voir la description complète
Nom d'attributValeur d'attribut
Common books attribute
ÉditeurELLIPSES
Nombre de pages256
Langue du livrePas de contenu linguistique
AuteurNketsa Alexandre
FormatPaperback / softback
Type de produitLivre
Date de parution05/05/1998
Poids531 g
Dimensions (épaisseur x largeur x hauteur)1,60 x 17,50 x 26,00 cm
Niveau B (Bases)Les circuits logiques programmables, qui ont permis de renouveler les méthodes de conception des systèmes logiques, sont étudiés de façon complète et rigoureuse. L'ouvrage présente la structure des composants suivant une complexité croissante : mémoire, PLD, CPLD et FPGA. L'auteur expose avec précision les méthodes permettant d'adapter ces composants aux applications à mettre en œuvre par leur traduction rigoureuse en équations logiques. Des exercices résolus et des problèmes de synthèse avec corrigés illustrent l'exposé et guident un travail personnel.SOMMAIRECHAPITRE I - RAPPELS SUR LA LOGIQUE COMBINATOIRE. 1 - Généralités. 2 - Fonctions combinatoires de base. 3 - Algèbre de Boole et Lois de De Morgan. 4 - Représentation d'une fonction logique. 5 - Simplification des fonctions logiques. 6 - Structures de sortie des portes logiques. 7 - Circuits de moyenne complexité. CHAPITRE II - RAPPELS SUR LA LOGIQUE SÉQUENTIELLE. 1 - Généralités. 2 - Bascules asynchrones. 3 - Bascules synchrones. 4 - Résumé des tables de fonctionnement. 5 - Registres. 6 - Compteurs. CHAPITRE III - MÉTHODE DE SYNTHÈSE DES SYSTÈME SÉQUENTIELS. 1 - Généralités. 2 - Étude d'un système séquentiel simple. 3 - Système séquentiel à évolution conditionnelle. 4 - Généralisation de la méthode de synthèse. 5 - Génération des sorties. 6 - Systèmes à évolutions parallèles. CHAPITRE IV - ORGANISATION ET FONCTIONNEMENT DES MÉMOIRES. 1 - Généralités. 2 - Organisation de la mémoire. 3 - Fonctionnement d'une mémoire. 4 - Types de mémoire à semi-conducteur. 5 - Conséquence de l'adressage binaire sur l'organisation de la mémoire. 6 - Constitution des blocs mémoire. 7 - Application de la constitution des blocs mémoire : Décodage d'adresse. CHAPITRE V - UTILISATION DES MÉMOIRES MORTES. 1 - Généralités. 2 - Réalisation des fonctions logiques combinatoires. 3 - Réalisation des systèmes séquentiels. CHAPITRE VI - CIRCUITS LOGIQUES PROGRAMMABLES : PLD SIMPLES. 1 - Généralités. 2 - Classification des PLD. 3 - Structure des PLD simples. 4 - Circuits PLD simples de base. CHAPITRE VII - CIRCUITS LOGIQUES PROGRAMMABLES : CPLD - FPGA. 1 - Structure des CPLD. 2 - Circuits CPLD de base. 3 - Structure des FPGA. 4 - Circuits FPGA de base. CHAPITRE VIII - CHAÎNE DE DÉVELOPPEMENT DES PLD. 1 - Généralités. 2 - Structure du fichier source. 3 - Polarité des entrées, des sorties et des rebouclages. 4 - Méthode de développement d'une application. BIBLIOGRAPHIE